Время 15:45 Дата 11.10.2012
Чипы Tilera уже являются 64-битными
Независимый разработчик процессоров Tilera сегодня анонсировал свой новый микропроцессор, ориентированный на обработку данных в современных сетях
Напомним, что чипы Tilera позволяют проводить одновременный процессинг очень большого количества параллельных потоков данных. Сами по себе чипы Tilera проигрывают по мощности x86-процессорам AMD или Intel, однако они построены на базе большого количества маломощных ядер, способных одновременно обрабатывать сотни потоков данных. Кроме того, чипы Tilera, в отличие от ARM, уже являются 64-битными, что позволяет им оперировать с большими потоками данных.
Ранее в этом году Tilera анонсировала 16- и 36-ядерные процессоры для управления сетевыми данными в масштабах датацентров. Сегодня же компания презентовала чип Tile-Gx9, работающий на базе девяти ядер, которые можно использовать как для расчетов общей направленности, так и для мультимедийного процессинга и работы в сетевых устройствах, таких как SAN- и NAS-серверы.
По маркетинговой направленности, новые чипы Tilera ориентированы на тот же сегмент потребителей, что и показанные на прошлой неделе чипы Broadcom XLP-200.
Отличительной особенностью новых Gx9 является встроенный в них контроллер памяти (как в процессорах Intel и AMD), ускоряющий обмен данными с оперативной памятью устройства. На практике это значительно поднимает производительность чипа в интенсивных операциях ввода/вывода. Использовать такое преимущество целесообразно в больших маршрутизаторах, межсетевых экранах, системах видеоконференций.
В официальных материалах компании отмечается, что Gx9 отвечает также и потребностям современных серверов, работающих в облачных средах и имеющих дело с Web2.0-средой.
Технически, чипы Tilera, как и ARM, базируются на архитектуре RISC, но также имеет поддержку сетевой технологии i-Mesh, позволяющую работать с продвинутой виртуальной памятью. Сами Gx9 созданы по 40-нм процессу, имеют матрицу ядер 3х3, два блока кеш-памяти 1 уровня по 32 Кб, кеш второго уровня на 256 кб и кеш третьего уровня в размере 2,3 Мб. Также изначально чип поддерживает до 12 гигабитных подключений и до двух 10-гигабитных. Есть здесь и аппаратная поддержка контроллера PCI Express.